



# Computador Hipotético Ramsés Parte II

Disciplina: Introdução à Arquitetura de Computadores

Luciano Moraes Da Luz Brum

Universidade Federal do Pampa – Unipampa – Campus Bagé

Email: <u>lucianobrum18@gmail.com</u>



## Tópicos



- ► Înstruções de desvio;
- ➤ Modo de Endereçamento Indexado;
- Instruções por tipo e Códigos de Condição;
- > Subrotinas;
- ➤ Passagem de parâmetros;
- Comparações entre arquiteturas hipotéticas;
- > Organização do processador hipotético Ramsés;







Desvios nos modos de endereçamento:

➤ Direto;

➤ Indireto;

> Indexado;









Figura 1: Modo de endereçamento direto.









Figura 2: Modo de endereçamento indireto.









Figura 3: Modo de endereçamento indexado.



### Tópicos



- → Instruções de desvio;
- ➤ Modo de Endereçamento Indexado;
- Instruções por tipo e Códigos de Condição;
- > Subrotinas;
- Passagem de parâmetros;
- Comparações entre arquiteturas hipotéticas;
- > Organização do processador hipotético Ramsés;







Exemplos com endereçamento indexado:

Acessar elemento de um array de n bytes, indexado de 0 a n-1.

- Quatro situações:
  - Endereço de vetor fixo, índice fixo
  - > Endereço de vetor fixo, índice variável
  - Endereço de vetor variável, índice fixo
  - Endereço de vetor variável, índice variável







Situação (1): Endereço de vetor fixo, índice fixo.

Exemplo: vetor inicia no endereço 132, e o índice é 7

Endereço final do operando fixo: 132+7=139

- Usa-se modo direto:
  - > LDR A 139







Situação (2): Endereço de vetor fixo, índice variável.

Exemplo: vetor inicia no endereço 132, e o índice é dado pela variável i

Endereço final do operando fixo: 132+i

- ➤ Usa-se modo indexado:
  - LDR X i
  - ➤ LDR A 132,X







Situação (3): Endereço de vetor variável, índice fixo.

Exemplo: vetor inicia no endereço e, e o índice é 7

➤ Endereço final do operando fixo: e+7

- Usa-se modo indexado:
  - > LDR X e
  - $\triangleright$  LDR A 7,X







Situação (4): Endereço de vetor variável, índice variável.

Exemplo: vetor inicia no endereço e, e o índice é dado pela variável i

- Endereço final do operando fixo: e+i
- ➤ Usa-se modo indexado:
  - > LDR X e
  - > ADD X i
  - $\triangleright$  LDR A 0,X



### Tópicos



- → Instruções de desvio;
- **→ Modo de Endereçamento Indexado**;
- Instruções por tipo e Códigos de Condição;
- ➤ Subrotinas;
- ➤ Passagem de parâmetros;
- Comparações entre arquiteturas hipotéticas;
- > Organização do processador hipotético Ramsés;







- > Aritiméticas e lógicas:
  - $\triangleright$  ADD r end; r  $\leftarrow$  MEM(end) + r
  - > SUB r end
  - > OR r end
  - > AND r end
  - $\triangleright$  NOT r; r  $\leftarrow$  NOT(r) neg. bit-a-bit
  - $\triangleright$  NEG r; r  $\leftarrow$  -r



### Ramsés: Instruções por tipo



- > Acesso à memória:
  - > STR r end; MEM(end)  $\leftarrow$  r
  - $\triangleright$  LDR r end; r  $\leftarrow$  MEM(end)

- Instruções de controle de fluxo
  - $\triangleright$  JMP end; PC  $\leftarrow$  end
  - > JN end; IF N=1 THEN PC ← end
  - > JZ end; IF Z=1 THEN PC ← end
  - > JC end; IF C=1 THEN PC ← end
  - $\triangleright$  JSR end; MEM(end) ← PC; PC ← end+1







- Instrução de deslocamento de bits
  - > SHR r;  $r \leftarrow r/2$

Considerar as limitações impostas pelo formato de instrução adotado.



### Ramsés: Códigos de Condição



| Instrução  | Códigos de Condição                                                        |
|------------|----------------------------------------------------------------------------|
| 0010 – LDR | N, Z                                                                       |
| 0011 – ADD | N, Z, C                                                                    |
| 0100 – OR  | N, Z                                                                       |
| 0101 – AND | N, Z                                                                       |
| 0110 – NOT | N, Z                                                                       |
| 0111 – SUB | N, Z, C                                                                    |
|            | Obs.: carry=1: não houve borrow; carry=0: houve borrow                     |
| 1101 – NEG | N, Z, C                                                                    |
| 1110 – SHR | N, Z, C                                                                    |
|            | Obs.: carry = bit menos significativo (deslocado para fora do registrador) |

Figura 4: Instruções e códigos de condição afetados.



### Tópicos



- **→** Instruções de desvio;
- **→ Modo de Endereçamento Indexado**;
- **→** Instruções por tipo e Códigos de Condição;
- > Subrotinas;
- **▶** Passagem de parâmetros;
- Comparações entre arquiteturas hipotéticas;
- > Organização do processador hipotético Ramsés;



### Subrotinas



Chamada: JSR end (Jump to SubRoutine).

> Retorno: JMP end,I (desvio com endereço indireto).

> O endereço de retorno é armazenado na primeira palavra da subrotina.

- Execução de JSR end:
  - $\rightarrow$  MEM(end)  $\leftarrow$  PC+1;
  - $\triangleright$  PC  $\leftarrow$  end + 1;



#### Subrotinas



- > Uma subrotina para trocar o sinal de um número (complemento de B):
  - End. Instrução
  - 60 NOP; #aqui ficará o end. de retorno
  - 61 NOT B
  - 62 ADD B #1
  - 64 JMP 60,I; #retorno da subrotina

Chamada da subrotina: JSR 60



#### Subrotinas



• •

10 JSR 60; #guarda end. 12 na posição 60 da mem

12 ...; #instrução a executar após o retorno

. . ,/

16 JSR 60; #guarda end. 18 na posição 60 da mem

18 ...; #instrução a executar após o retorno

• • •

60 NOP; #posição onde será guardado o end. retorno

61 xxx; #posição onde fica a primeira instrução da rotina

Em ambos os casos, após JSR, PC = 61







Não permite recursividade;

> Não permite reentrância;

> Mas permite chamadas aninhadas;



### Tópicos



- → Instruções de desvio;
- **→ Modo de Endereçamento Indexado**;
- **→** Instruções por tipo e Códigos de Condição;
- **≻**Subrotinas;
- > Passagem de parâmetros;
- Comparações entre arquiteturas hipotéticas;
- > Organização do processador hipotético Ramsés;







> Duas formas:

> Por valor: Passando o valor de uma variável.

➤ Por nome: Passando o endereço da variável.







> Duas formas:

> Por valor: Passando o valor de uma variável.

➤ Por nome: Passando o endereço da variável.







- > Exemplo: Multiplicação:
  - > Programa principal usa três endereços:
    - > Primeiro\_operando.
    - > Segundo\_operando.
    - > Resultado.
  - > Subrotina usa três endereços:
    - **>** Op1.
    - ➤ Op2.
    - > Resultado.







Por registradores

Programa principal

LDR A primeiro\_operando LDR B segundo\_operando JSR multiplica STR A resultado Subrotina

NOP STR A op1 STR B op2 <multiplicação> LDR A resul JMP multiplica,I







Por posições de memória

Programa principal

LDR A primeiro\_operando STR A param1 LDR A segundo\_operando STR A param2 JSR multiplica LDR A param3 STR A resultado Subrotina

NOP LDR A param1 STR A op1 LDR A param2 STR A op2 <multiplicação> LDR A resul STR A param3 JMP multiplica,I





### Passagem de Parâmetros

Por posições de memória

Programa principal

JSR multiplica

<valor do primeiro operando>

<valor do segundo operando>

<endereço do resultado>

<< instrução seguinte >>







multiplica:

NOP

LDR A multiplica,

STR A op1

LDR A multiplica

ADD A #1

STR A multiplica

; obtém valor do primeiro operando

; atualiza endereço de retorno

LDR A multiplica,I

STR A op2

LDR A multiplica

ADD A #1

STR A multiplica

; obtém valor do segundo operando

; atualiza endereço de retorno

<multiplicação>

LDR A multiplica,I

STR A ponteiro

LDR B resul

STR B ponteiro, I

LDR A multiplica

ADD A #1

STR A multiplica

; obtém endereço do terceiro operando

; obtém resultado da rotina

; salva resultado no endereço do terceiro parâmetro

; atualiza endereço de retorno

JMP multiplica, I

; retorna da subrotina







multiplica:

NOP

LDR X multiplica ; X aponta para área de parâmetros

LDR A 0,X STR A op1 ; obtém valor do primeiro operando

LDR A 1,X STR A op2 ; obtém valor do segundo operando

<multiplicação>

LDR A 2,X

; obtém endereço do terceiro parâmetro

STR A ponteiro

; ponteiro para guardar resultado

LDR B resul

; obtém produto calculado pela subrotina

STR B ponteiro, I

; salva resultado no endereço apontado

**ADD X #3** 

STR X multiplica

; atualiza endereço de retorno

JMP multiplica, I

; retorna da subrotina



### Tópicos



- → Instruções de desvio;
- **→ Modo de Endereçamento Indexado**;
- **→** Instruções por tipo e Códigos de Condição;
- > Subrotinas;
- **→** Passagem de parâmetros;
- > Comparações entre arquiteturas hipotéticas;
- Organização do processador hipotético Ramsés;



#### Exercício: o que faz esse código?



| Endereço | Instrução |                               |
|----------|-----------|-------------------------------|
| 0        | LDA 132   | ; inicializa (zera) o total   |
| 2        | STA 130   |                               |
| 4        | LDA 129   | ; inicializa ponteiro         |
| 6        | STA 17    |                               |
| 8        | LDA 128   | ; inicializa contador         |
| 10       | STA 131   |                               |
| 12       | JZ 34     | ; testa se contador é zero    |
| 14       | LDA 130   | ; carrega total no acumulador |
| 16       | ADD 17    | ; soma com posição de memória |
| 18       | STA 130   | ; atualiza total              |
| 20       | LDA 17    | ; incrementa ponteiro         |
| 22       | ADD 134   |                               |
| 24       | STA 17    |                               |
| 26       | LDA 131   | ; decrementa contador         |
| 28       | ADD 133   |                               |
| 30       | STA 131   |                               |
| 32       | JMP 12    | ; retorna ao início do laço   |
| 34       | HLT       |                               |
| 128      | n         | número de posições            |
| 129      | е         | endereço inicial              |
| 130      | total     | total                         |
| 131      | contador  | contador                      |
| 132      | 0         | constante zero                |
| 133      | 255       | constante -1                  |
| 134      | 1         | constante 1                   |



### Exercício: o que faz esse código?



| Endereço | Instrução |                               |
|----------|-----------|-------------------------------|
| 0        | LDR A #0  | ; inicializa (zera) o total   |
| 2        | LDR X 129 | ; inicializa ponteiro         |
| 4        | LDR B 128 | ; inicializa contador         |
| 6        | JZ 16     | ; testa se contador é zero    |
| 8        | ADD A 0,X | ; soma com posição de memória |
| 10       | ADD X #1  | ; incrementa ponteiro         |
| 12       | SUB B #1  | ; decrementa contador         |
| 14       | JMP 6     | ; retorna ao início do laço   |
| 16       | STR A 130 | ; atualiza total              |
| 18       | HLT       |                               |
| 128      | n         | número de posições            |
| 129      | е         | endereço inicial              |
| 130      | total     |                               |



#### Comparação: Neander vs Ramsés



Tabela 1: Comparação de execução Neander vs Ramsés.

|                         | Neander   | Ramsés    |
|-------------------------|-----------|-----------|
| Programa (bytes)        | 35        | 19        |
| Dados (bytes)           | 7         | 3         |
| Instruções              | 11*n+8    | 5*n + 6   |
| Leituras                | 27*n + 18 | 11*n + 13 |
| Escritas                | 4*n + 3   | 1         |
| Instruções (n=30)       | 338       | 156       |
| Acessos à memória(n=30) | 951       | 344       |

Fonte: Weber, 2001.



#### Comparação: Neander vs Ramsés





Figura 5: Comparação de execução Neander vs Ramsés.



#### Problemas com Neander



#### ➤ Arquitetura do Neander — Críticas?

- Possui apenas 1 modo de endereçamento (Direto Absoluto).
- ➤ Possui apenas 1 registrador de uso geral (Acumulador).
- ➤ Possui apenas 2 flags de status da ULA (Flip-flops N e Z).
- Possui apenas 11 instruções de máquina (incluindo NOP e HLT).
- ➤ Não possui flags de "vai-um" (Carry In, Carry Out).
- ➤ Não possui instruções de desvio/retorno de sub-rotina (JSR, RTS).
- Não possui uma pilha auxiliar para dados/endereços (Push, Pop).
- Não possui instruções de acesso imediato a memória (LDA #).
- ➤ Não possui instruções de acesso indexado a memória (LDA \$,X).
- ➤ Não possui instruções dedicadas de E/S (In, Out).



### Comparações entre Diferentes Arquiteturas



#### Evolução do Neander... Ahmes, Ramses, Cesar

Quadro comparativo

| Arquitetura | Endereços            | Dados             | Nro. Instruções                      | Registradores                             |
|-------------|----------------------|-------------------|--------------------------------------|-------------------------------------------|
| NEANDER     | 8 bits<br>256 bytes  | 8 bits<br>Compl.2 | 11 instruções<br>(OpCode: 4bits)     | AC, PC, IR, Flags (N,Z)<br>REM, RDM       |
| AHMES       | 8 bits               | 8 bits            | 24 instruções<br>(Neander ext.)      | PC, IR, REM, RDM<br>Flags (N, Z, C, B, V) |
| RAMSES      | 8 bits               | 8 bits            | Modos de End.<br>4 modos x 16 instr. | PC, IR, RA, RB, RX<br>Flags (N, Z, V, C)  |
| CESAR       | 16 bits<br>64 Kbytes | 16 bits           | Inúmeras                             | R0 a R6 (uso geral)<br>R7 (PC)            |

Figura 6: Comparação entre arquiteturas hipotéticas.



# Tópicos



- → Instruções de desvio;
- **→** Modo de Endereçamento Indexado;
- **→** Instruções por tipo e Códigos de Condição;
- > Subrotinas;
- > Passagem de parâmetros;
- > Comparações entre arquiteturas hipotéticas;
- > Organização do processador hipotético Ramsés;





### > Arquitetura de Computador

> Trata do comportamento funcional de um computador do ponto de vista do programador. São os atributos do sistema que são visíveis a este.

Conjunto de instruções, número de bits usados para representação de dados, mecanismos de E/S, técnicas de endereçamento, etc.

> ex: Existe uma instrução de multiplicação?





### > Organização de Computador

➤ Trata dos aspectos transparentes ao programador. Refere-se às unidades operacionais e suas interconexões que implementam sua arquitetura:

➤ Sinais de controle, interfaces entre o computador e os periféricos, tecnologia de memória, tamanho da memória física, frequência de clock, etc.

➤ ex: Existe uma unidade de multiplicação no hardware ou esta é implementada através do uso sucessivo do mecanismo de soma?











### Finalizando...



#### > Próximas Aulas:

Organização de Computadores e o ciclo de buscadecodificação-execução de instruções: juntando e misturando tudo !!





- 1. Explique a diferença entre as seguintes instruções:
  - LDR B 128
  - LDR B 128,I
  - LDR B #128
  - LDR B 128,X

2. Se a posição 128 tem o valor 130, a 130 tem o valor 128 e o reg. X tem o valor 2, qual o conteúdo dos registradores após a execução de cada uma das instruções acima?





3. Faça um programa que multiplique duas variáveis de 8 bits positivas e forneça o resultado em 16 bits.

- Posição 128: multiplicando.
- Posição 129: multiplicador.
- Posição 130: Resultado (byte mais significativo).
- Posição 131: Resultado (byte menos significativo).





4. Faça um programa que multiplique duas variáveis de 8 bits positivas e forneça o resultado em 8 bits, indicando overflow.

- Posição 128: multiplicando.
- Posição 129: multiplicador.
- Posição 130: Resultado.
- Posição 131: conteúdo = 0H quando não ocorreu overflow conteúdo = FFH quando ocorreu overflow





5. Subrotinas: Faça um programa que conte o número de bits com o valor 1 em uma palavra cujo endereço está armazenado na posição 128 de memória.

A subrotina deve devolver o resultado no registrador X.





## Referências e Material de Apoio

➤ Leitura do capítulo 11 do livro Fundamentos de Arquitetura de Computadores (Raul Fernando Weber).

Materiais de Apoio da UFRGS:

http://www.inf.pucrs.br/flash/orgarq/apoio.html

Canal do prof. Dr. Sandro Camargo:

https://www.youtube.com/user/scamargo10/videos

# Dúvidas ?